ETL-002 FPGA开发板是以Altera公司的最新系列cyclone III中的3C10为主芯片,并提供了极为丰富的芯片外围接口资源以及下载线,数据线以及资料光盘等。除了这些硬件外,我们还提供了十多个接口实验,并公开了电路原理图和实验的Verilog源代码,以便于大家对照学习,并可以在该开发板上进行二次开发。
上传时间: 2013-10-29
上传用户:1477849018@qq.com
ETL-002 FPGA开发板是以Altera公司的最新系列cyclone III中的3C10为主芯片,并提供了极为丰富的芯片外围接口资源以及下载线,数据线以及资料光盘等。除了这些硬件外,我们还提供了十多个接口实验,并公开了电路原理图和实验的Verilog源代码,以便于大家对照学习,并可以在该开发板上进行二次开发。
上传时间: 2013-11-21
上传用户:elinuxzj
Altera cyclone III 器件数据手册
上传时间: 2016-02-07
上传用户:pkkkkp
cyclone III EP3C25 开发板原理图,包括flash, sdram, usb, ethernet 等接口电路,可作设计参考。
标签: ethernet cyclone flash sdram
上传时间: 2016-11-26
上传用户:bruce5996
ALtera FPGA cyclone III开发电路图,对初学者设计此类FPGA有重要参考价值
上传时间: 2014-01-13
上传用户:稀世之宝039
Altera_cyclone III -DDR2-USB3.0(CYUSB3014) 开发板cadence orcad硬件原理图+PCB文件
上传时间: 2022-05-14
上传用户:
This application note describes how to implement the Bus LVDS (BLVDS) interface in the supported Altera ® device families for high-performance multipoint applications. This application note also shows the performance analysis of a multipoint application with the cyclone III BLVDS example.
标签: Implementing LVDS 522 Bus
上传时间: 2013-11-10
上传用户:frank1234
本文采用Altera公司的FPGA器件cyclone III系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus II 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现编程,并且通过JTAG接口与EP3C10连接。R-S(Reed-Solomon)码是一类纠错能力很强的特殊的非二进制BCH码,能应对随机性和突发性错误,广泛应用于各种通信系统中和保密系统中。R-S(255,223)码能够检测32字节长度和纠错16字节长度的连续数据错误信息。
标签: CycloneIII RS编码
上传时间: 2013-11-07
上传用户:exxxds
为解决目前高速信号处理中的数据传输速度瓶颈以及传输距离的问题,设计并实现了一种基于FPGA 的高速数据传输系统,本系统借助Altera cyclone III FPGA 的LVDS I/O 通道产生LVDS 信号,稳定地完成了数据的高速、远距离传输。系统所需的8B/10B 编解码、数据时钟恢复(CDR)、串/并行转换电路、误码率计算模块均在FPGA 内利用VHDL 语言设计实现,大大降低了系统互联的复杂度和成本,提高了系统集成度和稳定性。
上传时间: 2013-10-30
上传用户:zhishenglu
This application note describes how to implement the Bus LVDS (BLVDS) interface in the supported Altera ® device families for high-performance multipoint applications. This application note also shows the performance analysis of a multipoint application with the cyclone III BLVDS example.
标签: Implementing LVDS 522 Bus
上传时间: 2013-10-26
上传用户:苏苏苏苏